7.1 CICYT (Spanish National Science Foundation)

  • “Computación de Alto Rendimiento VI: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Proyecto Consolider de la CICYT. Responsable. TIN2012-34557. Años 2012-2015.
  • “Computación de Alto Rendimiento V: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Proyecto Consolider de la CICYT. Responsable. TIN2007-60625. Años 2007-2011.
  • “Supercomputación y eCiencia”. Proyecto Consolider del Programa Ingenio-2010. Co-responsable. CSD2007-00050, años 2007-2011.
  • “Computación de Alto Rendimiento IV: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Responsable. TIN2004-07739-C02-01. Años 2004-2007.
  • Preparación de Redes de Excelencia en Arquitectura y Computación. Co-responsable. TIC2002-10332-E
  • “Computación de Alto Rendimiento III: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Responsable. TIC2001-0995. Años 2001-2004.
  • “Computación de Alto Rendimiento II: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Responsable. TIC98-0511. Años 1998 - 2001.
  • “Computación de Alto Rendimiento I: Arquitecturas, Compiladores, Sistemas de Operaciones, Herramientas y Algoritmos”. Responsable. TIC95-0429. Años 1995-1998.
  • “Apoyo al acceso de las facilidades de Supercomputación CEPBA”. Co-responsable. Años 1996 - 2003 (7 grants).
  • “Arquitecturas y Compiladores de Supercomputadores”. Responsable. TIC880-92. Años 1992-1994.
  • “Explotación del paralelismo en Arquitecturas de Alta Velocidad”. Investigador. Años 1989-1992.
  • “Diseño de Alta Velocidad y Coste bajo de Arquitecturas Paralelas”. Responsable. PA85-0314. Años 1986-1989.
  • “Arquitecturas para el procesamiento de la señal digital”. Responsable. PA2906-83. Años 1984-1985.
  • “Diseño y Evaluación de las redes de interconexión para los Multiprocesadores”. Responsable. PA1739-82. Años 1982-1983.